• <tr id='Awd0pO'><strong id='Awd0pO'></strong><small id='Awd0pO'></small><button id='Awd0pO'></button><li id='Awd0pO'><noscript id='Awd0pO'><big id='Awd0pO'></big><dt id='Awd0pO'></dt></noscript></li></tr><ol id='Awd0pO'><option id='Awd0pO'><table id='Awd0pO'><blockquote id='Awd0pO'><tbody id='Awd0pO'></tbody></blockquote></table></option></ol><u id='Awd0pO'></u><kbd id='Awd0pO'><kbd id='Awd0pO'></kbd></kbd>

    <code id='Awd0pO'><strong id='Awd0pO'></strong></code>

    <fieldset id='Awd0pO'></fieldset>
          <span id='Awd0pO'></span>

              <ins id='Awd0pO'></ins>
              <acronym id='Awd0pO'><em id='Awd0pO'></em><td id='Awd0pO'><div id='Awd0pO'></div></td></acronym><address id='Awd0pO'><big id='Awd0pO'><big id='Awd0pO'></big><legend id='Awd0pO'></legend></big></address>

              <i id='Awd0pO'><div id='Awd0pO'><ins id='Awd0pO'></ins></div></i>
              <i id='Awd0pO'></i>
            1. <dl id='Awd0pO'></dl>
              1. <blockquote id='Awd0pO'><q id='Awd0pO'><noscript id='Awd0pO'></noscript><dt id='Awd0pO'></dt></q></blockquote><noframes id='Awd0pO'><i id='Awd0pO'></i>
                侵权投诉

                Credo推出5款低功耗光通信DSP芯片,助力5G基站和数据中心建设降低成本

                Carol Li ? 2020-09-09 16:35 ? 次阅读

                2020年9月8日,Credo在深圳举办新品发布会,隆重向外界推出5款光通信DSP芯片。分别是Seagull 50、Dove100、Dove150、Dove200和Dove400。

                Seagull 50芯片是一款专供于5G无线通信网络中前传/中传光模块的高性能光通信数字信号处理器(DSP)。Dove系列包括四款新品:Dove100、Dove150、Dove200及Dove400光通信DSP,专为下一代100G/200G/400G数据中心网络平台打造。

                图:从右到左依次是Seagull50、Dove100、Dove150、Dove200、Dove400

                Credo:全球领先的中国半导体芯片设计公司

                Credo成立于2008年,是一█家全球领先的半导体芯片设计公司,在上海、硅谷、香港、新竹和武汉均设有分支机构。2015年成立默升科技(上海),为Credo的◆全球研发中心,2018年成立芯境科技,便为国内客户提供更及时周到的售前与售后服务,以支持中国系统厂商在相关领域内的创新。

                在〗发布会现场,首席运营官特别助理、资本市场部总经理陈冉谈到,Credo从成立到2014年,一直默默坚持研发Serdes,从2015年开始,公司逐渐将新近的技术和卓越性能的芯片推向市场,经过几年的发展,Credo已经拥有全球最大最全的Serdes IP以及全球最全的Serdes IP客户群。

                陈冉介绍道,在公司管理团队及前期积累的技术和客户群的基础上,经过5年的研发和打磨,Credo 28nm线卡芯片出货量已々经超过200万颗,并且公司还推出了MACsec芯片,支持中国的国家标准。

                图:Credo从2008年成立至今的发展历程

                Credo致力于为互联网、云计算、大数据、5G、人工智能等领域,可提供了高@ 性能、低成本、低功耗、极富创新的超高速单通道112G/56G/28G连接商业解决方案。公司主要产品及服⊙务包括OpticalDSP、LinecardIC、AEC(有源电缆)、IP;服务的客户及产业合作伙伴包括但不限于国内外一流交换芯片、交换机、通讯设备、测试仪表、光模块、超级计算等厂商。

                凭借多年的技术积累,Credo成为全球屈指可数能在28nm/16nm/12nm/7nm全部〗工艺基础上实现400G/800G连接商业解决方案的公司,产品满足客户对成本、功耗、性能、上市时间、产能等多方位要求。

                Credo是OCP成员企业,参与IEEE、OIF等标准的制定,也是HiWire全球产业联盟发起人。HiWire全球产业联盟是支持HiWire AEC(有源电缆)应用与发展的非营利组织,旨在促进高质量、可兼容的HiWire有源电缆AEC设备开发,建立HiWireAEC从研发、生产、测试到使用的行业生态系统,提高公众认知并激发终端用户对HiWireAEC使用需求。

                据陈冉介绍,Credo已于2020年年初完成D轮1亿美元ㄨ融资,领投方为华Ψ登国际、中金资本及Black Rock。

                Seagull50:助力5G无线通信网络建设,实现高效前传/中传连接方案

                目前我国还处于5G商用初期,未来3年将会是国∴内5G的建设高峰期,由于国外在5G建设上落后于国内,预计未来5-8年将会是全球5G建设高峰期。

                在发布会上,默升科技销售副总裁杨学贤谈到ω,5G将需要更大的传输容量和更快的传输速率支持,光器件模块需要进行相应升级从而带来海量光器件需求。

                另外5G建设期间每年有几千亿元级的资本支出,基站后期的维▓护和使用成本也是运营商重要开始,其中电费是核心部分,在总运营费用中占比将近20%,因〇此提高设备性能、降低5G设备成本及功耗是业界面临的重大挑战。

                可见低成本是5G产业链的主要诉求之一,光电芯片制约光模块成本下降,因此5G网络运营商需要低功耗器件来持续降低运营成本。

                Credo新推出的Seagull 50芯片就具备业界领先功耗,可实现SFP56模块1.5W的功耗目标◆,可实现QSFP28模块2W的功耗目标。

                据杨学贤介绍,Seagull 50芯片是一款专供于5G无线通信网络中前传/中传光模块的高性能光通信数字信号处理器(DSP),可以满足移↙动网络不断攀升的带宽需求,支持长距离传输及工业级工作温度范围。

                CredoSeagull50可配置为两种工作模式:2x25G<—>1x50G及1x50G<—>1x50G,该产品采用Credo独特设计架构,最大程度减小⌒ 芯片尺寸▃,并使用主流工艺制程以降低产品成本。

                Credo架构副总裁钱浩立表示:“Credo Seagull 50高性能DSP是5G无线通『信网络的理想之选,该产品是Credo专为5G下一代前传和中传网络而打造。”

                650 Group创始人兼技术分析师Chris DePuy表示:“在5G网络中,无线接入网(RAN)架构有了很大改变,这使得5G网络需要更多高带宽的前传和中∑传连接。5G时代大量的新增网络连接,需要能够以50G速率传输数公里的新一代大容量传输系统作为支撑。”

                CredoSeagull 50(产品编号:CFD10101)是一款多功能全双工产品,具有行业领先的低▲功耗性能,可用于下一代支持基№于PAM4调制的50Gbps SR/DR/FR/LR/ER多种传输距离下的QSFP28,DSFP及SFP56可插拔光模块。Seagull 50可在-40℃至+85℃的工业级温度范围内工作,非常适合▼在数据中心和5G无线/eCPRI前传、中传和回传应用中使用。

                Seagull 50是一款具有两种模式的光通信DSP,可用作Gearbox或Retimer。在Gearbox模式下,芯片配置为:设备侧双通道█24.33-25.78GbpsNRZ到线路侧单通道50.135-53.125Gbps PAM4;在Retimer模式下,配置为:单通道50.135-53.125Gbps PAM4到单通道50.135-53.125Gbps PAM4。

                Seagull 50采用了Credo领先的数字信号处理(DSP)技术和均衡技术。在保持高性♀能的同时,低成本是需要广泛部署的5G网络对光模块的主要诉求之一,因此作为光模块中关键组件的DSP需要实现成本相宜,进而推动DML激光器的广泛使用,最终可以加速那些还ξ 未成熟的光器件的发展。这种设计导向还要支持作为前传刚需的工业级工作温度范围,以及中传/回传中更长的传输距□离。DSP可以通过补偿由光器件、温变和光纤原因造成的光损伤及非线性效应来提供㊣高性能、稳定可靠的光通信解决方案。

                Dove系列光●通信DSP:专为下一代数据中心打造

                5G推动全球数据量指数级增长,数据量的暴增对网络提了挑战,据思科预测,2020年全球经IDC处理的数『据流量占全球产生流量的比例为99.35%,流量的暴增迫使数据中心规模不断升级,带宽不断提升。

                杨学贤谈到,数据中心推动光模块升级,比如机柜内部的服务器和TOR交换机互联,以10G、20G为主,正在向50G/100G过渡;数据中心同一机房内leaf到Spine交换机的互联,以40G、100G,正在向200G/400G过渡;数据中心楼宇之间的∮交换机或路由器的互联,以100G为主,向400G过渡;多个数据中心的互联,以100G为主,向400G过渡。

                而电力成々本是IDC运营成本占比最高的部分,大约占公司运维成本的60%,光模块功耗过高会〓增加数据中心的制冷成本,可见无论是上文提到的5G基站,还是数据中心,都需要用到低功耗光电芯片,从而来降低成本。

                Credo推出的新一代Dove系列︼低功耗PAM4高速光通信数字信号处理器(DSP),可以满足用户对光模块低功耗的需求,可实现200 GSR4/FR4模块小于3.5W。此次发布□ 的Dove系列包括四款新品:Dove100、Dove150、Dove200及Dove400光通信DSP,专为下一代100G/200G/400G数据中心网络平台打造。

                据杨学贤介绍,Credo独特的PAM4 DSP架构可最大程度减小芯片尺寸,产品使用主流工艺制成,可为下一︾代光模块提供最佳的性能、成本与功耗:使用Credo Dove系列PAM4高速光通信DSP来设计的可插拔光模块,只需较低的成本便可拥有行业领先的性能及超低功耗。

                Credo架构副总裁钱浩立表示:“云平台的运营商们亟需能够在扩展带宽同时又保持低功耗与低成本的解决方案。Credo很荣幸能在解决这一问题上做出贡献,使得光模块能够满足下一代数据中心带宽扩□展的需求。”

                650 Group的创始人兼技术分析师AlanWeckel表示:”100/200/400G现已占数据中心网络连接∏市场50%以上的份额,并将在未来保持持续增长的态势,成为数据中←心主流速率。云平台的运营商正在部署更高※密度的100G网络拓扑结构,并已经开始为部署200G和400G网络而投资,以适应不断增长的网络带宽需求。随着网络速率的不断提升,网络的功耗密度和可扩展性已成为光模块及交换机设计中必不可少的标准之一。”

                此外,Dove200和Dove400产品的每条信道(lane)都配有独立锁相环(PLL),支持分接(breakout)配置。

                Dove100(产品代码:CFD30101),用于←下一代高性能100Gbps DR/FR/LRQSFP28光模块。可将设备侧接收的四通道25.78125Gbps NRZ信号,聚合为单通道106.25Gbps PAM4传送至光▓侧。

                Dove150(产品代码:CFD30501),用于低♂功耗、高性能的100Gbps DR/FR/LRQSFP-56光模块。可将设备侧接收的二通道53.125Gbps PAM-4信号,聚合为以单道106.25Gbps PAM4信号传送至光侧。

                Dove200(产品代码:CFD50501),无需配备Gearbox或FEC转换即可实现无缝互连架构,帮助数据中╱心使用具有50G PAM4连接的交换机进行扩展。支持IEEE802.3 200GBASE-SR4/DR4/FR4/LR4及400GBASE-SR8规范。起中继功能,将设备侧接收的四通道53.125Gbps PAM4信号以四通道53.125Gbps PAM4信号传送至光侧。

                Dove400(产品代码:CFD60501),用于低功耗、高性能的400Gbps DR4/FR4/LR4OSFP和QSFP-DD光模块。可将设备侧接收的八通道53.125Gbps PAM-4信号,以四通道106.25Gbps PAM4信号传送至光侧。

                收藏 人收藏
                分享:

                评论

                相关推荐

                如何使用FPGA和分布式算法ㄨ实现FIR低通滤波器的设计

                在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘加结构相比,具有并行处理的高....
                发表于 09-14 17:49 ? 25次 阅读
                如何使用FPGA和分布式算法实现FIR低通滤波器的设计

                基于DSP+ARM双处∏理器构架实现Qtopia Core应用〒程序的开发设计

                此时在开№发板运行 Qtopia Core应用程序后,触摸屏还不能正确响应用户的点击,主要原因是目标板....
                的头像 彩乐乐网设计 发表于 09-14 17:39 ? 338次 阅读
                基于DSP+ARM双处理器构架实现Qtopia Core应用程序的开发设计

                合肥市利用所建设5G数据中『心站,为数据中心站提供优质稳定的电力供应

                “在电力开闭所内△设立5G数据中心站,充分ζ发挥了开闭所贴近用户、广泛覆盖、电力保障等优势,为合肥5G网....
                的头像 lhl545545 发表于 09-14 16:31 ? 94次 阅读
                合肥市利用所建设5G数据中心站,为数据中心站提供优质稳定的电力供应

                中国联通促进光纤宽带网络的优化升级,加快全国一体化大数据◆中心建设

                根据ETSI ISG F5G的定义,F5G具备三大关键特征:eFBB 、FFC、GRE,即超高带宽、....
                的头像 lhl545545 发表于 09-14 16:08 ? 223次 阅读
                中国联通促进光纤宽带网络的优化升级,加快全国一体化大数据中心建设

                F5G三大关键特征,助力⌒ 实现光联万物

                什么是F5G?在22届中国光博会期间,ETSI ISG F5G副主席蒋铭博士在专访时指出,F5G是以....
                的头像 牵手一起∮梦 发表于 09-14 16:06 ? 59次 阅读
                F5G三大关键特征,助力实现光联万↙物

                SOM-TL6678是基于TI 八核C66x定点/浮点高性能处理←器设计的DSP工业级核心板

                核心板简介创ζ 龙SOM-TL6678是一款基∴于TI KeyStone架构C6000系列TMS320C6678八核C66x定点/浮↑点高性能处理器设计的高...
                发表于 09-14 16:03 ? 0次 阅读
                SOM-TL6678是基于TI 八核C66x定点/浮点高性能处理器设计的DSP工业级核心板

                Credo发布5款光通信DSP产品,满足数据中心@建设对光模块的海量需求

                光通信今年最热门的发展方向是什么?一是5G,二是数据中心。在近日◣举办的2020中国光博会上,多数展商....
                的头像 牵△手一起梦 发表于 09-14 16:01 ? 117次 阅读
                Credo发布5款光通信DSP产品,满足数据中心建设对光模块的海量需求

                5G承载建立承上启下的高速通路,为数据中心交换芯片应用○提供方向

                2020年,中央多次提及部署∩“新基建”,包括5G、大数据中心●等七大方向,随后工信部等相关部委出台政策....
                的头像 牵手一起梦 发表于 09-14 15:12 ? 109次 阅读
                5G承载建立承上启下的高速通路,为数据中心交换芯片应』用提供方向

                亨通MultiCom多模光纤系列将“光纤到户”推进到“光联万物”

                  2020年9月10日,亨通通信产业集团技术总监朱永刚博士应邀为“新一代数据中心光互连技术发展创新....
                的头像 牵手一起梦 发表于 09-14 14:46 ? 48次 阅读
                亨通MultiCom多模光纤系列将“光纤到户”推进到“光联万物”

                5G基站兴建拉动,锂电池企业的业绩获益增长

                5G基站兴建拉动,相关配套锂电池企业的业绩获益增长。
                的头像 高工锂电 发表于 09-14 14:45 ? 85次 阅读
                5G基站兴建拉动,锂电池企业的业绩获益增长

                长三角数据中心产业带雏形已现_未来如︽何发展

                当前,以5G、数据中心为代表的新型基础设施建设(“新基建”)正在加◥速发展,数据中心是工业互联网、人工....
                的头像 通信视界 发表于 09-14 14:42 ? 141次 阅读
                长三角数据中心产业带雏形已现_未来如何发展

                基于C6000系列DSP和Spartan一3系列FPGA实现可重构♂并行计算系统的设计

                随着多媒体图像处理应用的迅速发展,体积小、重量轻、结构灵活、处理能力强的嵌入式数字图像处理系统在工业....
                发表于 09-14 12:48 ? 102次 阅读
                基于C6000系列DSP和Spartan一3系列FPGA实现可重构并行计算系统的设计

                中兴通讯对工厂制造进行5G应用探索,打造一座“5G+智能制造”示范工厂

                很显然,中兴通讯筑路数字经济的核心工具,是5G。王翔在会后「接受媒体采访时指出,数字经济的核心生产力是....
                的头像 lhl545545 发表于 09-14 12:07 ? 200次 阅读
                中兴通讯对工厂制造进行5G应用探索,打造一座“5G+智能制造”示范工厂

                如何推动数据中心向智算中心变革?

                “数字经济时代的基础设施应该是智算中心,而不仅仅是数据中心々。”彭震在日◤前举行的浪潮2020云数智中国....
                的头像 我快闭嘴 发表于 09-14 11:52 ? 183次 阅读
                如何推动数据中心向智算中心变革?

                基于DSP最小系统TMS320F2812实现线性扫频信号源系统的设计

                可控震源是一种地震勘探信号激发设备,在石油勘探中具有施≡工成本低、安全环保、施工组织灵活、激发信号可人....
                发表于 09-14 11:35 ? 68次 阅读
                基于DSP最小系统TMS320F2812实现线性扫频信号源系统的设计

                如何将安徽打造成中国★新能源汽车之都?

                近年来,我省近年来在快速推进“数字江淮”的建设,5G、数据中心、工业互联网、人工智能等领域建设应用成....
                的头像 lhl545545 发表于 09-14 11:26 ? 237次 阅读
                如何将安徽打造成中国新能源汽①车▆之都?

                黄仁勋:最近英伟达还将▲加速计算Cuda带给Arm

                不过,在8月20日的财报会议上,英伟达创始人、CEO黄仁勋对于收购Arm传闻回应称,“英伟达迄今为止....
                的头像 lhl545545 发表于 09-14 11:12 ? 378次 阅读
                黄仁勋:最近英伟达还将加速计算々Cuda带给Arm

                基于DSP处理器SMJ320F240实现智能电〓源模块的软硬件的设计

                通用控制处理机(UCP)智能电源模块(IPSM)采用机》上与应急28 V直流电源双路供电体制,为UCP....
                发表于 09-14 10:59 ? 108次 阅读
                基于DSP处理器SMJ320F240实现智能电源模块的软硬件的设计

                瑞士研究团队提出全新的彩乐乐网设备散热思路

                通过这一设计,电路每输出】1瓦点,只会让温度上升1/3摄氏度。以芯片温度60摄氏度算,该冷却设备◇共可吸....
                的头像 我快闭嘴 发表于 09-14 10:21 ? 104次 阅读
                瑞士研究团队提出全新的彩乐乐网设备散热思路

                亚马逊推出可完全托管的卫星通信服务:AWS地面站服务

                本月初,FCC批准了微软做概念验证服务演示的请求。根据批准,微软拥有6个月的许可,可以进行通信和图像....
                的头像 我快闭嘴 发表于 09-14 10:02 ? 183次 阅读
                亚马逊推出可完全托管的卫星通信服务:AWS地面站服务

                上海电信㊣拆了电话亭加装5G基站

                有网友○爆料,上海电信的施工队拆了电话亭,顶上加装了5G基站,看了眼是华为的设备,问了工作人员他们只管....
                的头像 通信头条 发表于 09-14 09:41 ? 150次 阅读
                上海电信拆了电话亭加装5G基站

                在C-RAN的组网架构下如何简化↓网络架构与降低蜂窝站点△?

                过去10年来,中国提出“宽带中国战略”,大力推动光网络建设,光纤入户覆盖率位居世界前列,让数亿家庭用....
                发表于 09-14 09:37 ? 47次 阅读
                在C-RAN的组网架构下如何简化网络架构与降低蜂窝站点?

                数据中心如〗何支撑各行业数字化转型?

                当前,我国数据中心产业正在迈向高质量发展之路,有望继续保持30%左右◆的高速增长。按照区域划分,东部地....
                的头像 我快闭嘴 发表于 09-14 09:28 ? 130次 阅读
                数据中心如何支撑各行业数字化转型?

                深圳提升新建数据中心的能效水平和老旧数据中心的技术改造

                在中国信通院云大所副总工程师、ODCC新测组组长郭亮看来,数据中心︼里的创新可以由点及面,其技术发展领....
                的头像 lhl545545 发表于 09-14 09:05 ? 80次 阅读
                深圳提升新建数据中心的能效水平和老旧数据中心的技术改造

                我国已建♂成●48万个5G基站,实现¤全球首例200M带宽下2.7Gbps峰值速率

                据国内媒体报道,我国5G发展迅速,目前全国已经建成48万个5G基站,5G用户超过8000万,5G终端....
                发表于 09-13 10:13 ? 191次 阅读
                我国已建成48万个5G基站,实现全球首例200M带宽下2.7Gbps峰值速率

                抢抓“新基建”机遇广布局,满足5G时代海量的边缘节点需求

                “5G建设进入加速期,在新基建的背景下,中兴新地在前5G和后5G配套产业⌒ 都做了全面的覆盖。”何林奇开....
                的头像 牵手一起梦 发表于 09-13 09:43 ? 117次 阅读
                抢抓“新基建”机遇广布局,满足5G时代海量的边缘节点需求

                数据中心实现网络的连接和信息的传输、存储

                  2020年,中央多次提及部署“新基建”,包括5G、大数据中心等七卐大方向,随后工信部等相关部委出台....
                发表于 09-13 09:07 ? 118次 阅读
                数据中心实现网络的连接和信息的传输、存储

                高性能『计算(HPC)向云计算的转变成为许多组织的共同特征?

                对未来数据中心的一个主要预卐测是,它们将比现在消耗更少的电能。根据有关数据中心的一些最佳■文章,许多专家....
                的头像 lhl545545 发表于 09-12 10:56 ? 347次 阅读
                高性能计算(HPC)向云计算的转变成为许多组织的共同特征?

                如何确保数据中心UPS系统的性能是否符合正常运行的要求?

                监控性能检测:检查UPS系统RS232或RS485/422、IP/USB等标准通讯接口工作情况;系统....
                的头像 我快闭嘴 发表于 09-12 09:43 ? 111次 阅读
                如何确保数据中心UPS系统的性能是否符合正常运行的要求?

                使用TMS320F2810实现压力〓传感器的数据采集与温度补偿系统的设计

                介绍以数字信号处理器TMS320F2810为核心,用于压阻式压力传感器的数据采集与温度补偿系统设计。....
                发表于 09-11 17:31 ? 51次 阅读
                使用TMS320F2810实现压力传感器的数据采集与温度补偿系统的设计

                单片机的基础知识和发展历史发展趋势及应用说明

                一片半导体↑硅片集成:中央处理单元(CPU)、存储器(RAM、ROM)、并行I/O、串行I/O、定时器....
                发表于 09-11 17:24 ? 80次 阅读
                单片机的基础知识和发展历史发展趋势及应用说明

                企业迁≡移到云计算的动机是什么?

                她说,云计算的焦点从节约成本开始,转向战略价值,但业务连续性正变ζ得越来越重要。这种思◥维的转变可能会改....
                的头像 我快闭嘴 发表于 09-11 16:59 ? 180次 阅读
                企业迁移到云计算的动机是什么?

                模块化数∏据中心市场的需求量上涨明显,去年部署增长增长65%以上

                  Omdia的研究强调,关键优势(例如自信地进行扩展的能力)正在推动在所有地区采用PFM解决方案的....
                的头像 牵手一起梦 发表于 09-11 15:45 ? 135次 阅读
                模块化数据中心市场的需求量上涨明显,去年部署增长增长65%以上

                宁畅受邀参展ODCC 2020峰会 将践行“标准+定制=优秀TCO”理念

                本届峰会由开放→数据中心委员会(ODCC)主办,百度、腾讯、阿里巴巴、中国电信、中国移动、中国信息通信....
                的头像 西西 发表于 09-11 14:56 ? 409次 阅读
                宁畅受邀参展ODCC 2020峰会  将践行“标准+定制=优秀TCO”理念

                数据中心巨头Equinix遭遇Netwalker勒索病毒软件攻▲击

                数据中心和托管巨头Equinix遭到了Netwalker勒索软件攻击,威胁↘参与者要求450万美→元购买....
                的头像 如意 发表于 09-11 14:55 ? 222次 阅读
                数据中心巨头Equinix遭遇Netwalker勒索病毒软件攻击

                Flashtec系列的最新成员 Flashtec NVMe 3108 PCIe Gen 4企业NVMe SSD控制器

                Microchip的新Flashtec NVMe 3108 PCIe Gen 4 NVMe SSD控....
                的头像 倩倩 发表于 09-11 13:43 ? 99次 阅读
                Flashtec系列的最新成员 Flashtec NVMe 3108 PCIe Gen 4企业NVMe SSD控制器

                F5G全光※网络为5G与数据中心客户提供多场景应用的整体解决方》案

                作为5G新基建时代光模块解决方案提供商,长飞公司展示了适用于5G和数据中心多场景联接的传输类、无线类....
                的头像 lhl545545 发表于 09-11 10:01 ? 211次 阅读
                F5G全光网络为5G与数据中心客户提供多场景应用的整体解决方案

                亚马逊提供像5G的终端模块芯片测试的解╲决方案

                程建新表示,安立作为5G的参与者,在测试测量方面启用了相关解决方案。特别是今年上半年,很多光模▅块厂商....
                的头像 lhl545545 发表于 09-11 09:06 ? 172次 阅读
                亚马逊提供像5G的终端模块芯片测试的解决方案

                2020年第三季度全球网络硬件收入同比Q1下降3%

                诺基亚上海贝尔执行副总裁,大中华区固定网络业务集团负责人吴忠胜认为,25G PON是来源于数据中心的....
                的头像 lhl545545 发表于 09-11 09:06 ? 277次 阅读
                2020年第三季度全球网络硬件收入同比Q1下降3%

                100G服务器的势头超越IEEE 802.3以太网测试标准

                “决定数据中心网络演进的关键要素总共有四个。”满江伟介▃绍“数据中心用户与供应商推动々标准牵引产业发展、....
                的头像 lhl545545 发表于 09-11 09:06 ? 193次 阅读
                100G服务器的势头超越IEEE 802.3以太网测试标准

                网络切片数据安全该从哪些方面来考虑?

                5G终端设备数据安全主要包∑括软硬件安全、接入安全及通信安全三方面;针对以上三个方面进行检测和数据安全....
                的头像 lhl545545 发表于 09-10 17:10 ? 232次 阅读
                网络切片数据安全该从哪些方面来考虑?

                浅析ξ 国内数据中心市场的七大发展趋势

                对数据中心下游客户各大云服务商及不同行业头部企业而言,由于一线城ξ市贴近消费者,响应更加及时。头部企业....
                的头像 我快闭嘴 发表于 09-10 16:41 ? 264次 阅读
                浅析国内数据中心市场的七大发展趋势

                Dynatrace宣布为Dynatrace Managed增加了新的高级高可用性♀部署选项

                “在全球范围内分散的大型组织希望自由选择在公共云中还是在其自身网络边缘存储可观察性数据的位置。日志和....
                的头像 倩倩 发表于 09-10 16:30 ? 116次 阅读
                Dynatrace宣布为Dynatrace Managed增加了新的高级高可用性部署选项

                如何在DSP芯片上实现Matlab的仿真算法

                当用Matlab完成数字信号处理算法仿真后,如何在DSP芯片上实时实』现,是电气信息类大㊣ 学生需要掌握的....
                发表于 09-10 16:08 ? 29次 阅读
                如何在DSP芯片上实现Matlab的仿真算法

                语义Web公司和Ontotext合作提高企业知识图

                凭借◇高度互补的产品组合,我们公司之间的合作伙伴关系自然而然,当满足他们的需求时,客户无疑会欣赏到这种....
                的头像 倩倩 发表于 09-10 16:00 ? 157次 阅读
                语义Web公司和Ontotext合作提高企业知识图

                你所想不到的↓十个关于大数据令人震惊的事实

                “大数据”这一术语的来源是有原因的,其规模确实非常大。但是,要掌握信息数字化的增长并不容易。因此精心....
                的头像 如意 发表于 09-10 15:31 ? 511次 阅读
                你所想不到的十个关于大数据令人震惊的事实

                DSP的理论基础和主要内容和应用分析

                对数字信号处理的概念作↘了简略的介绍, 讨论了数字信号处理的理论基础、主要内容以及数字信号处理的实现。....
                发表于 09-10 14:54 ? 14次 阅读
                DSP的理论基础和主要内容和应用分析

                DSP的理论基础和主要内容和应用分析

                对数字信号处理的概念作了简略的介绍, 讨论了数字信号处理的理论基础、主要内容以及数字信号处理的实现。....
                发表于 09-10 14:54 ? 24次 阅读
                DSP的理论基础和主要内容和应用分析

                5G市场占据C位,有①源光模块业务抓住全球5G建设的市场〓契机

                今年突然爆发的新冠肺炎疫情,以及随之而来的“物理隔离”,给全球经济社会造成了重大损失,通信业也受到了◆....
                的头像 牵手一起梦 发表于 09-10 14:51 ? 235次 阅读
                5G市场占据C位,有源光模块业务抓住全球5G建设的市场契机

                xilinx Virtex-4 FPGA器件LX60/SX35

                xilinx公司推出的两种新Virtex-4 FPGA器件LX60和SX35.LX60是逻辑最佳LX....
                发表于 09-10 08:47 ? 344次 阅读
                xilinx Virtex-4 FPGA器件LX60/SX35

                基于AM5728双核ARM Cortex-A15 +浮点双核DSP C66x处理器设计的Ψ 核心板

                1.SOM-TL5728核心板简介创龙SOM-TL5728是一款基于TI Sitara系列AM5728双核ARM Cortex-A15 +浮点双核DSP ...
                发表于 09-09 14:25 ? 0次 阅读
                基于AM5728双核ARM Cortex-A15 +浮点双核DSP C66x处理器设计的核心板

                简单易学 ---滤波器设计软件选择指南

                微波滤波器是最重要的高频元件之一,主要用于实现从通信到雷达系统等众多应用中的信号隔离。高频滤波器有许多形状、尺寸和响☉应类...
                发表于 09-09 11:44 ? 0次 阅读
                简单易学 ---滤波器设计软件选择指南

                解决 DSP驱动被识别为blackhawk USB 2.0 JTAG

                我们按照安装说明和顺序安装了CCS和仿真▅器驱动之后,插上USB仿真器却被识别︾为了BLACKHAWK驱动,该怎么解决? &n...
                发表于 09-09 11:36 ? 0次 阅读
                解决 DSP驱动被识别为blackhawk USB 2.0 JTAG

                【快乐共享】基于DSP2812的运动控制平台Ψ

                在大二的时候我加入到了学院的创新实验室,加入实验室⊙后每天都很努力,怕学习不好表现不好会被导师赶出去,每天早上7点签到,然...
                发表于 09-09 11:32 ? 0次 阅读
                【快乐共享】基于DSP2812的运动控制平台

                FPGA开发指南和电路图集!(原理图&例程代码)

                       FPGA 的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅『是原来的简...
                发表于 09-08 22:43 ? 101次 阅读
                FPGA开发指南和电路图集!(原理图&例程代码)

                基于AM5728双核ARM?Cortex-A15?+浮点双核DSP?C66x处理器设计的工业级核心板

                1.核心板简介创龙SOM-TL5728是一款基于TI Sitara系列AM5728双核ARM Cortex-A15 +浮点双核DSP C66x处理器设计...
                发表于 09-08 16:27 ? 0次 阅读
                基于AM5728双核ARM?Cortex-A15?+浮点双核DSP?C66x处理器设计的工业级核心板

                Matlab 中 Simulink 模拟生成 DSP 代码

                关于 DSP 代码生成功能,在 Matlab 2013 以后的版本中被取消了。如果想在 2013 以后的版本中使用这个功能,需要下载相关的硬...
                发表于 09-08 11:06 ? 96次 阅读
                Matlab  中 Simulink 模拟生成 DSP 代码

                FPGA+DSP之SRIO通信之DSP端参数设置△

                DSP端参数设置使用的官方例程路径: ti\pdk_C6678_1_1_2_5\packages\ti\transport\ipc\examples\srioIpcBenchmark\de...
                发表于 09-08 10:36 ? 0次 阅读
                FPGA+DSP之SRIO通信之DSP端参数设置

                创龙带您解密TI、Xilinx异构多核SoC处理器核间通讯

                1.什么是异构多核SoC处理器顾名思义,单颗芯片内集成多个不同架构处理单元核心的SoC处理器,我们称之为异构多核SoC处理器,...
                发表于 09-08 09:39 ? 0次 阅读
                创龙带您解密TI、Xilinx异构多核SoC处理器核间通讯

                LC75056PE 带Bongiovi DPS的汽车音响DSP

                信息 LC75056PE是一款数字声音处理器,它将音频信号处理器╲,A / D,D / A和音量集成到单个芯片中,这是汽车音频DSP的先决条件。程序从内部闪存ROM下载到DSP RAM中。 硬件: 模拟输入(立体声) 模拟输入(单声道) ADC 24位 DAC 24位+ EVR 数字输入(IIS) 数字输出(IIS) 采样率转换器(SRC) 主微控制器串行接口 DSP(24位) 电源电压 逻辑(DSP):1.5V PLL电路:3.3V 晶体振荡,数字I / O电源:3.3V CODEC模拟电源:3.3V 电路图、引脚图和封装图...
                发表于 04-18 20:26 ? 132次 阅读
                LC75056PE 带Bongiovi DPS的汽车音响DSP

                THS1009 10 位 8MSPS ADC,具有双︽通道、并行 DSP/uP、通道自动扫描和低功耗

                信息描述The THS1009 is a CMOS, low-power, 10-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS1009 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1009C is characterized for operation from 0°C to 70°C, and the THS1009I is characterized for operation from ...
                发表于 04-18 20:10 ? 30次 阅读
                THS1009 10 位 8MSPS ADC,具有◣双通道、并行 DSP/uP、通道自动扫描和低功耗

                TLV1572 10 位 1.25 MSPS ADC 单通道 DSP/(Q)SPI IF S 极低功耗自动断电功〒能

                信息描述The TLV1572 is a high-speed 10-bit successive-approximation analog-to-digital converter (ADC) that operates from a single 2.7-V to 5.5-V power supply and is housed in a small 8-pin SOIC package.The TLV1572 accepts an analog input range from 0 to VCC and digitizes the input at a maximum 1.25 MSPS throughput rate. The power dissipation is only 8 mW with a 3-V supply or 25 mW with a 5-V supply. The device features an auto-powerdown mode that automatically powers down to 10 uA whenever a conversion is not performed. The TLV1572 communicates with digital microprocessors via a simple 3- or 4-wire serial port that interfaces directly to the Texas Instruments TMS320 DSPs and (Q)SPI compatible microcontrollers without using additional glue logic. Very high throughput rate, simple serial interface, SO-8 package, 3-V operation, and low power consumption make the TLV1572 an ideal choice for compact or remote high-speed systems.特性F...
                发表于 04-18 20:09 ? 36次 阅读
                TLV1572 10 位 1.25 MSPS ADC 单通道 DSP/(Q)SPI IF S 极低功耗自动断电功能

                TLV1578 8 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

                信息描述The TLV1571/1578 is a 10-bit data acquisition system that combines an 8-channel input multiplexer (MUX), a high-speed 10-bit ADC, and a parallel interface. The device contains two on-chip control registers allowing control of channel selection, software conversion start, and power down via the bidirectional parallel port. The control registers can be set to a default mode by applying a dummy RD\ signal when WR\ is tied low. This allows the TLV1571/1578 to be configured by hardware. The MUX is independently accessible. This allows the user to insert a signal conditioning circuit such as an antialiasing filter or an amplifier, if required, between the MUX and the ADC. Therefore, one signal conditioning circuit can be used for all eight channels. The TLV1571 is a single channel analog input device with all the same functions as the TLV1578. The TLV1571/TLV1578 operates from a single 2.7-V to 5.5-V power supply. It accepts an ana...
                发表于 04-18 20:09 ? 31次 阅读
                TLV1578 8 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

                TLV1571 1 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

                信息描述The TLV1571/1578 is a 10-bit data acquisition system that combines an 8-channel input multiplexer (MUX), a high-speed 10-bit ADC, and a parallel interface. The device contains two on-chip control registers allowing control of channel selection, software conversion start, and power down via the bidirectional parallel port. The control registers can be set to a default mode by applying a dummy RD\ signal when WR\ is tied low. This allows the TLV1571/1578 to be configured by hardware. The MUX is independently accessible. This allows the user to insert a signal conditioning circuit such as an antialiasing filter or an amplifier, if required, between the MUX and the ADC. Therefore, one signal conditioning circuit can be used for all eight channels. The TLV1571 is a single channel analog input device with all the same functions as the TLV1578. The TLV1571/TLV1578 operates from a single 2.7-V to 5.5-V power supply. It accepts an ana...
                发表于 04-18 20:09 ? 47次 阅读
                TLV1571 1 通道 10 位 1.25MSPS ADC,具有 8 通道输出、DSP/SPI、硬件可配置、低功耗

                TLV1548 10 位 85kSPS ADC 系列 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI Compat.,8 通道

                信息描述The TLV1544 and TLV1548 are CMOS 10-bit switched-capacitor successive-approximation (SAR) analog-to-digital (A/D) converters. Each device has a chip select (CS\), input-output clock (I/O CLK), data input (DATA IN) and serial data output (DATA OUT) that provide a direct 4-wire synchronous serial peripheral interface (SPITM, QSPITM) port of a host microprocessor. When interfacing with a TMS320 DSP, an additional frame sync signal (FS) indicates the start of a serial data frame. The devices allow high-speed data transfers from the host. The (INV CLK)\ input provides further timing flexibility for the serial interface. In addition to a high-speed converter and versatile control capability, the device has an on-chip 11-channel multiplexer that can select any one of eight analog inputs or any one of three internal self-test voltages. The sample-and-hold function is automatic except for the extended sampling cycle,...
                发表于 04-18 20:09 ? 39次 阅读
                TLV1548 10 位 85kSPS ADC 系列 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI Compat.,8 通道

                TLV1544 10 位 85kSPS ADC 串行 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI 兼容,4 通道

                信息描述The TLV1544 and TLV1548 are CMOS 10-bit switched-capacitor successive-approximation (SAR) analog-to-digital (A/D) converters. Each device has a chip select (CS\), input-output clock (I/O CLK), data input (DATA IN) and serial data output (DATA OUT) that provide a direct 4-wire synchronous serial peripheral interface (SPITM, QSPITM) port of a host microprocessor. When interfacing with a TMS320 DSP, an additional frame sync signal (FS) indicates the start of a serial data frame. The devices allow high-speed data transfers from the host. The (INV CLK)\ input provides further timing flexibility for the serial interface. In addition to a high-speed converter and versatile control capability, the device has an on-chip 11-channel multiplexer that can select any one of eight analog inputs or any one of three internal self-test voltages. The sample-and-hold function is automatic except for the extended sampling cycle,...
                发表于 04-18 20:09 ? 31次 阅读
                TLV1544 10 位 85kSPS ADC 串行 输出,可编程供电/断电/转换速率,TMS320 DSP/SPI/QPSI 兼容,4 通道

                TLV1570 10 位 1.25MSPS ADC 8 通道 DSP/(Q)SPI IF 可编@ 程内部 基准、自动或 S/W 断电、极低功耗

                信息描述The TLV1570 is a 10-bit data acquisition system that combines an 8-channel input multiplexer (MUX), a high-speed 10-bit ADC, an on-chip reference, and a high-speed serial interface. The device contains an on-chip control register allowing control of channel selection, conversion start, reference voltage levels, and power down via the serial port. The MUX is independently accessible, which allows the user to insert a signal conditioning circuit such as an antialiasing filter or an amplifier, if required, between the MUX and the ADC. Therefore one signal conditioning circuit can be used for all eight channels.The TLV1570 operates from a single 2.7-V to 5.5-V power supply. The device accepts an analog input range from 0 V to AVDD and digitizes the input at a maximum 1.25 MSPS throughput rate. Power dissipation is only 8 mW with a 2.7-V supply or 40 mW with a 5.5-V supply. The device features an autopower-down mode that automatically ...
                发表于 04-18 20:09 ? 40次 阅读
                TLV1570 10 位 1.25MSPS ADC 8 通道 DSP/(Q)SPI IF 可编程内部 基准、自动或 S/W 断电、极低功耗

                TLC1550 10 位,164kSPS ADC,并行输出、直接 I/F 到 DSP/uProcessor、10 通道

                信息描述The TLC1550x and TLC1551 are data acquisition analog-to-digital converters (ADCs) using a 10-bit, switched-capacitor, successive-approximation network. A high-speed, 3-state parallel port directly interfaces to a digital signal processor (DSP) or microprocessor (μP) system data bus. D0 through D9 are the digital output terminals with D0 being the least significant bit (LSB). Separate power terminals for the analog and digital portions minimize noise pickup in the supply leads. Additionally, the digital power is divided into two parts to separate the lower current logic from the higher current bus drivers. An external clock can be applied to CLKIN to override the internal system clock if desired. The TLC1550I and TLC1551I are characterized for operation from ?40°C to 85°C. The TLC1550M is characterized over the full military range of ?55°C to 125°C.特性Power Dissipation...40 mW Max Advanced LinEPIC? Single-Po...
                发表于 04-18 20:07 ? 68次 阅读
                TLC1550 10 位,164kSPS ADC,并行输出、直接 I/F 到 DSP/uProcessor、10 通道

                TLC1518 10 位 400kSPS ADC,具有串行输出☆、SPI/DSP 兼容接口、关断状态、8 通道

                信息描述The TLC1518 and TLC1514 are a family of high-performance, 10-bit, low power, 1.4 us, CMOS SAR analog-to-digital converters (ADC) which operate from a single 5 V power supply. These devices have three digital inputs and a 3-state output [chip select (CS\), serial input-output clock (SCLK), serial data input (SDI), and serial data output (SDO)] that provide a direct 4-wire interface to the serial port of most popular host microprocessors (SPI interface). When interfaced with a DSP, a frame sync (FS) signal is used to indicate the start of a serial data frame. In addition to a high-speed A/D converter and versatile control capability, these devices have an on-chip analog multiplexer that can select any analog inputs or one of three internal self-test voltages. The sample-and-hold function is automatically started after the fourth SCLK edge (normal sampling) or can be controlled by a special pin, CSTART\, to extend the sampl...
                发表于 04-18 20:07 ? 88次 阅读
                TLC1518 10 位 400kSPS ADC,具有串行输出、SPI/DSP 兼容接口、关断状态、8 通道

                TLC1514 10 位 400kSPS ADC,具有串行输出、SPI/DSP 兼容接口、关断状态、4 通道

                信息描述The TLC1518 and TLC1514 are a family of high-performance, 10-bit, low power, 1.4 us, CMOS SAR analog-to-digital converters (ADC) which operate from a single 5 V power supply. These devices have three digital inputs and a 3-state output [chip select (CS\), serial input-output clock (SCLK), serial data input (SDI), and serial data output (SDO)] that provide a direct 4-wire interface to the serial port of most popular host microprocessors (SPI interface). When interfaced with a DSP, a frame sync (FS) signal is used to indicate the start of a serial data frame. In addition to a high-speed A/D converter and versatile control capability, these devices have an on-chip analog multiplexer that can select any analog inputs or one of three internal self-test voltages. The sample-and-hold function is automatically started after the fourth SCLK edge (normal sampling) or can be controlled by a special pin, CSTART\, to extend the sampl...
                发表于 04-18 20:07 ? 82次 阅读
                TLC1514 10 位 400kSPS ADC,具有串行输出、SPI/DSP 兼容接口、关断状态、4 通道

                TLC1551 10 位,164kSPS ADC 并行输出,直接 I/F 至 DSP/微处理器,10 通道

                信息描述The TLC1550x and TLC1551 are data acquisition analog-to-digital converters (ADCs) using a 10-bit, switched-capacitor, successive-approximation network. A high-speed, 3-state parallel port directly interfaces to a digital signal processor (DSP) or microprocessor (μP) system data bus. D0 through D9 are the digital output terminals with D0 being the least significant bit (LSB). Separate power terminals for the analog and digital portions minimize noise pickup in the supply leads. Additionally, the digital power is divided into two parts to separate the lower current logic from the higher current bus drivers. An external clock can be applied to CLKIN to override the internal system clock if desired. The TLC1550I and TLC1551I are characterized for operation from ?40°C to 85°C. The TLC1550M is characterized over the full military range of ?55°C to 125°C.特性Power Dissipation...40 mW Max Advanced LinEPIC? Single-Po...
                发表于 04-18 20:07 ? 83次 阅读
                TLC1551 10 位,164kSPS ADC 并行输出,直接 I/F 至 DSP/微处理器,10 通道

                THS12082 12 位、8MSPS ADC,具有双通道、DSP/uP 接口、16X FIFO、通道自动扫描、低功耗

                信息描述The THS12082 is a CMOS, low-power, 12-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS12082 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to take the load off of the processor connected to the ADC. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided.An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the appl...
                发表于 04-18 20:06 ? 157次 阅读
                THS12082 12 位、8MSPS ADC,具有双通道、DSP/uP 接口、16X FIFO、通道自动扫描、低功耗

                THS1209 12 位、8 MSPS ADC 双通道、DSP/uP 接口、通道自动扫描、低功耗

                信息描述The THS1209 is a CMOS, low-power, 12-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS1209 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1209C is characterized for operation from 0°C to 70°C, and the THS1209I is characterized for operation from ...
                发表于 04-18 20:06 ? 171次 阅读
                THS1209 12 位、8 MSPS ADC 双通道、DSP/uP 接口、通道自动扫描、低功耗

                THS1207 12 位,6MSPS 同步采样四通道 ADC;包括并行 DSP/uP I/F 通道自动扫描

                信息描述The THS1207 is a CMOS, low-power, 12-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS1207 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential-inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1207C is characterized for operation from 0°C to 70°C, the THS1207Iis characterized for operation from ?40°...
                发表于 04-18 20:05 ? 213次 阅读
                THS1207 12 位,6MSPS 同步采样四通道 ADC;包括并行 DSP/uP I/F 通道自动扫描

                BELASIGNA R281 始终聆听,语音触发音频DSP系统

                信息 BelaSigna?R281是一款超低功耗语音触发解决方案,适用于各种消费彩乐乐网设备。在典型的应用中,BelaSigna R281“始终在聆听”。并且将检测单个用户训练的触发短语,当检测到该触发短语时断言唤醒信号。 “始终开启”。平均功耗小于300 uW的关键短语检测(不包括麦克风的功耗)可保持待机电池寿命。 BelaSigna R281是一款超小型解决方案,可同时提供采用5 mm x 5mm QFN32封装和2.42 mm x 2.74 mm WLCSP封装。它可以设计在单层PCB上,具有4 mil布线和最少量的外部元件。 需要一个外部的I C主控制器来配置器件进行操作。 超低功耗 卓越绩效 混合信号 Easy Design-In 优势特点 主要功能 久经考验∴的超低功耗数字信号处理(DSP)技术 ?最初为助听器ω 开发的音频DSP技术在以下方面具备所需的计算能力极低电流消耗 ?...
                发表于 04-18 19:42 ? 101次 阅读
                BELASIGNA R281 始终聆听,语音触发音频DSP系统

                THS10082 具有双通道、并行 DSP/uP 接口、16X FIFO、通道自动扫描、低功耗的 10 位 8MSPS ADC

                信息描述The THS10082 is a CMOS, low-power, 10-bit, 8 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers allow for programming the ADC into the desired mode. The THS10082 consists of two analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to take the load off of the processor connected to the ADC. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the app...
                发表于 04-18 19:06 ? 104次 阅读
                THS10082 具有双通道、并行 DSP/uP 接口、16X FIFO、通道自动扫描、低功耗的 10 位 8MSPS ADC

                THS1206 12 位 6MSPS ADC,具有四通道 (配置),DSP/uP IF,集成 16x FIFO、信道自动扫描功能和低功耗模式

                信息描述The THS1206 is a CMOS, low-power, 12-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS1206 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to take the load off of the processor connected to the ADC. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the applic...
                发表于 04-18 19:06 ? 104次 阅读
                THS1206 12 位 6MSPS ADC,具有四通道 (配置),DSP/uP IF,集成 16x FIFO、信道自动扫描功能和低功耗模式

                THS1007 10 位 6MSPS 同步采样四路通道 ADC;包含并行 DSP/uP I/F 通道 自动扫描

                信息描述 The THS1007 is a CMOS, low-power, 10-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS1007 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. The THS1007C is characterized for operation from 0°C to 70°C, and the THS1007I is characterized for operation from ...
                发表于 04-18 19:06 ? 90次 阅读
                THS1007 10 位 6MSPS 同步采样四路通道 ADC;包含并行 DSP/uP I/F 通道 自动扫描

                THS10064 10 位 6MSPS ADC,具有四通道 (可配置)、DSP/uP IF、集成 16x FIFO、通道 自动扫描和低功耗

                信息描述The THS10064 is a CMOS, low-power, 10-bit, 6 MSPS analog-to-digital converter (ADC). The speed, resolution, bandwidth, and single-supply operation are suited for applications in radar, imaging, high-speed acquisition, and communications. A multistage pipelined architecture with output error correction logic provides for no missing codes over the full operating temperature range. Internal control registers are used to program the ADC into the desired mode. The THS10064 consists of four analog inputs, which are sampled simultaneously. These inputs can be selected individually and configured to single-ended or differential inputs. An integrated 16 word deep FIFO allows the storage of data in order to improve data transfers to the processor. Internal reference voltages for the ADC (1.5 V and 3.5 V) are provided. An external reference can also be chosen to suit the dc accuracy and temperature drift requirements of the application. Two diffe...
                发表于 04-18 19:06 ? 92次 阅读
                THS10064 10 位 6MSPS ADC,具有四通道 (可配置)、DSP/uP IF、集成 16x FIFO、通道 自动扫描和低功耗